湖北MIPI測(cè)試檢查

來(lái)源: 發(fā)布時(shí)間:2025-11-01

MIPI是一個(gè)比較新的標(biāo)準(zhǔn),其規(guī)范也在不斷修改和改進(jìn),目前比較成熟的接口應(yīng)用有DSI(顯示接口)和CSI(攝像頭接口)。CSI/DSI分別是指其承載的是針對(duì)Camera或Display應(yīng)用,都有復(fù)雜的協(xié)議結(jié)構(gòu)。以DSI為例,其協(xié)議層結(jié)構(gòu)如下:

CSI/DSI的物理層(PhyLayer)由專門的WorkGroup負(fù)責(zé)制定,其目前的標(biāo)準(zhǔn)是D-PHY。D-PHY采用1對(duì)源同步的差分時(shí)鐘和1~4對(duì)差分?jǐn)?shù)據(jù)線來(lái)進(jìn)行數(shù)據(jù)傳輸。數(shù)據(jù)傳輸采用DDR方式,即在時(shí)鐘的上下邊沿都有數(shù)據(jù)傳輸。

D-PHY的物理層支持HS(HighSpeed)和LP(LowPower)兩種工作模式。HS模式下采用低壓差分信號(hào),功耗較大,但是可以傳輸很高的數(shù)據(jù)速率(數(shù)據(jù)速率為80M~1Gbps);LP模式下采用單端信號(hào),數(shù)據(jù)速率很低(<10Mbps),但是相應(yīng)的功耗也很低。兩種模式的結(jié)合保證了MIPI總線在需要傳輸大量數(shù)據(jù)(如圖像)時(shí)可以高速傳輸,而在不需要大數(shù)據(jù)量傳輸時(shí)又能夠減少功耗。

CSI接口

CSI-2是一個(gè)單或雙向差分串行界面,包含時(shí)鐘和數(shù)據(jù)信號(hào)。CSI-2的層次結(jié)構(gòu):CSI-2由應(yīng)用層、協(xié)議層、物理層組成。

協(xié)議層包含三層:

像素/字節(jié)打包/解包層,

LLP(LowLevelProtocol)層, MIPI M-PHY的協(xié)議解碼;湖北MIPI測(cè)試檢查

湖北MIPI測(cè)試檢查,MIPI測(cè)試

移動(dòng)產(chǎn)/處理器接口MIPI(mobileindustryprocessorinter-face)是為移動(dòng)應(yīng)用處理器制定開放標(biāo)準(zhǔn),旨在為移動(dòng)設(shè)備內(nèi)部的攝像頭、顯示屏、射頻,基帶等提供標(biāo)準(zhǔn)化接口。它使這些設(shè)備的接口既能增加帶寬,提高性能,同時(shí)又能降低成本、復(fù)雜度、功耗以及電磁干擾。MIPI并不是一個(gè)單一的接口或協(xié)議,而是包含了一套協(xié)議和標(biāo)準(zhǔn),以滿足各種子系統(tǒng)獨(dú)特的需求。D-PHY提供了主機(jī)和從機(jī)之間的同步物理連接。一個(gè)典型的DPHY配置包含一個(gè)時(shí)鐘通道模塊和一至四個(gè)數(shù)據(jù)通道模塊。D-PHY采用差分信號(hào)與另一端的D-PHY連通以高速傳輸圖像數(shù)據(jù),低速傳輸控制與狀態(tài)信息則采用單端信號(hào)進(jìn)行。海南MIPI測(cè)試眼圖測(cè)試MIPI CSI/DSI接口從物理層到協(xié)議層的整體測(cè)試方案;

湖北MIPI測(cè)試檢查,MIPI測(cè)試

終端電阻的校準(zhǔn),需要通過(guò)如圖3所示的RTUN模塊來(lái)實(shí)現(xiàn)。它的原理是利用片外精細(xì)電阻對(duì)片內(nèi)電阻進(jìn)行校準(zhǔn)。基準(zhǔn)電路產(chǎn)生的基準(zhǔn)電壓vba(1.2V)經(jīng)過(guò)buffer在片外6.04K電阻上產(chǎn)生電流,用同樣大小的電流ires流經(jīng)片內(nèi)電阻產(chǎn)生電壓與rex-tv(1.2V)進(jìn)行比較,觀察比較器的輸出。通過(guò)setrd來(lái)控制W這三個(gè)開關(guān),從000到111掃描,再?gòu)?11到000掃描,改變片內(nèi)電阻大小,觀察比較器輸出cmpout信號(hào)的變化,從而得到使得片內(nèi)電阻接近6.04K的控制字。圖2中的比較器終端電阻采用與該模塊相同類型的電阻,以及成比例的電阻關(guān)系。當(dāng)RTUN模塊完成校準(zhǔn)后,得到的控制字setrd同時(shí)控制比較器的終端電阻,從而使得比較器終端電阻接近100歐姆。

MIPI還是一個(gè)正在發(fā)展的規(guī)范,其未來(lái)的改進(jìn)方向包括采用更高速的嵌入式時(shí)鐘的M-PHY作為物理層、CSI/DSI向更高版本發(fā)展、完善基帶和射頻芯片間的DigRFV4接口、定義高速存儲(chǔ)接口UFS(主要是JEDEC組織)等。當(dāng)然,MIPI能否成功,還取決于市場(chǎng)的選擇。

當(dāng)前,終端市場(chǎng)要求新設(shè)計(jì)具有更低功耗、更高數(shù)據(jù)傳輸率和更小的PCB占位空間,在這種巨大壓力之下,一些智能化且具有更高性能價(jià)格比的替代方案開始逐漸為相關(guān)設(shè)計(jì)人員所采用?,F(xiàn)在使用的幾種基于標(biāo)準(zhǔn)的串行差分接口當(dāng)中,MIPI接口在功率敏感同時(shí)又要求高性能的移動(dòng)手持式設(shè)備領(lǐng)域中的增長(zhǎng)極為迅速。而基帶和顯示器/相機(jī)模塊對(duì)MIPI顯示器串行接口(DisplaySerialInterface,DSI)和相機(jī)串行接口(CameraSerialInterface,CSI-2)協(xié)議的采納,正是這種增長(zhǎng)的主要推動(dòng)力。DSI和CSI-2是分別針對(duì)顯示器和相機(jī)要求的邏輯層(logical-level)協(xié)議,它們通過(guò)物理互連對(duì)主機(jī)與外設(shè)之間的數(shù)據(jù)進(jìn)行管理、差錯(cuò)和通信。MIPID-PHY規(guī)定了連接處理器和外設(shè)的物理層的物理及電氣特性,這些MIPI接口為服務(wù)移動(dòng)設(shè)備市場(chǎng)而專門設(shè)計(jì)。 帶有MIPI接口的新型傳感器;

湖北MIPI測(cè)試檢查,MIPI測(cè)試

MIPI顯示器工作組DickLawrence在一份聲明中稱,“這一標(biāo)準(zhǔn)給從簡(jiǎn)單的低端設(shè)備、到高復(fù)雜性的智能電話、再到更大型手持平臺(tái)的移動(dòng)系統(tǒng)帶給重大好處。移動(dòng)產(chǎn)業(yè)一直期待著統(tǒng)一到一種開放標(biāo)準(zhǔn)上,而SDI提供了驅(qū)動(dòng)這一轉(zhuǎn)變的強(qiáng)制性技術(shù)。串行接口一般采用差分結(jié)構(gòu),利用幾百mV的差分信號(hào),在收發(fā)端之間傳送數(shù)據(jù)。串行比并行相比:更節(jié)省PCB板的布線面積,增強(qiáng)空間利用率;差分信號(hào)增強(qiáng)了自身的EMI抗干擾能力,同時(shí)減少了對(duì)其他信號(hào)的干擾;低的電壓擺幅可以做到更高的速度,更小的功耗.MIPI-DSI接口IP設(shè)計(jì)與仿真;海南MIPI測(cè)試眼圖測(cè)試

HISPI, MIPI協(xié)議的區(qū)別;湖北MIPI測(cè)試檢查

當(dāng)主機(jī)向從機(jī)發(fā)送TA(turnaround)請(qǐng)求序列LP-II->LP-IO>LPOO>LP-IO>LPOO時(shí),從機(jī)檢測(cè)到正確的序列后即將低功耗發(fā)送使能端和線路檢測(cè)使能端置1。在序列檢測(cè)過(guò)程中,當(dāng)接收到LP-II狀態(tài)時(shí)則從機(jī)立即終止該模式的進(jìn)入,使通道處于LP-II狀態(tài)。當(dāng)接口工作于高速接收模式時(shí),主要負(fù)責(zé)接收主機(jī)發(fā)送過(guò)來(lái)的圖像數(shù)據(jù),并對(duì)數(shù)據(jù)包進(jìn)行解碼,將圖像數(shù)據(jù)轉(zhuǎn)換成RGB666、RGB565、RGB888三種格式輸出到LCOS驅(qū)動(dòng)控制模塊中點(diǎn)亮液晶像素。并生成行同步信號(hào)、場(chǎng)同步信號(hào)、數(shù)據(jù)有效信號(hào)及像素時(shí)鐘信號(hào)。當(dāng)接口工作于低功耗接收模式下時(shí),負(fù)責(zé)接收主機(jī)發(fā)送過(guò)來(lái)的低功耗命令和數(shù)據(jù),并將其轉(zhuǎn)換成MIPI協(xié)議所描述的DBI格式輸出到LCOS驅(qū)動(dòng)控制器中,對(duì)LCOS顯示模式及參數(shù)進(jìn)行配置。湖北MIPI測(cè)試檢查